<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>Ryuz88</author_name>
  <author_url>https://blog.hatena.ne.jp/Ryuz88/</author_url>
  <blog_title>Ryuz's tech blog</blog_title>
  <blog_url>https://blog.rtc-lab.com/</blog_url>
  <categories>
    <anon>FPGA</anon>
    <anon>RTOS</anon>
    <anon>Rust</anon>
  </categories>
  <description>はじめに 少し前にUltra96V2 で FPGA化した リアルタイムOS を試すサンプルと言うものを公開しました。 作りっぱなしになっていたので、まだ碌にテストも出来ていない状態ですが、原理実験的には成り立っていそうですので、少し解説記事的なものを書いておこうと思います。 SystemVerilog + Rust という組み合わせは、現状私にとってリアルタイムシステムのプログラミングに欠かせないものになりつつありますが、その一つの形としてご紹介できればと思います。 ちなみにハードウェアとの相性の良さから、もろもろID番号での指定としており、かなりμITRON風味な仕上がりになっています(今の…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fblog.rtc-lab.com%2Fentry%2F2021%2F12%2F29%2F155432&quot; title=&quot;ZynqMPでリアルタイムOSをFPGA化してみた - Ryuz&amp;#39;s tech blog&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url>https://cdn-ak.f.st-hatena.com/images/fotolife/R/Ryuz88/20211229/20211229150944.png</image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2021-12-29 15:54:32</published>
  <title>ZynqMPでリアルタイムOSをFPGA化してみた</title>
  <type>rich</type>
  <url>https://blog.rtc-lab.com/entry/2021/12/29/155432</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
