<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>Ryuz88</author_name>
  <author_url>https://blog.hatena.ne.jp/Ryuz88/</author_url>
  <blog_title>Ryuz's tech blog</blog_title>
  <blog_url>https://blog.rtc-lab.com/</blog_url>
  <categories>
    <anon>雑記</anon>
  </categories>
  <description>CPUが苦手でFPGAが得意な処理にどんなのがあるか考えたときに、案外 LUT-Network はそれに近いかもしれないと思う。 ここで手元にある KV260 を考えてみると 117,120個 のLUTがある。 LUT-Network で行われる動作としては ランダムに結線されている別のノードの 6つのノードの結果を取得してくる その値をアドレスに 64bit のテーブルを引き結果とする という、FPGA のLUTの動作ほぼそのままだ。この時テーブルの内容の情報エントロピーが十分高ければ(要するにランダムに近ければ)、CPUに備わった命令で計算するよりテーブル引きする方が早いという状況になる。…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fblog.rtc-lab.com%2Fentry%2F2024%2F11%2F24%2F232436&quot; title=&quot;CPUが苦手でFPGAが得意な処理についての妄想 - Ryuz&amp;#39;s tech blog&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url></image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2024-11-24 23:24:36</published>
  <title>CPUが苦手でFPGAが得意な処理についての妄想</title>
  <type>rich</type>
  <url>https://blog.rtc-lab.com/entry/2024/11/24/232436</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
