<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>eggman</author_name>
  <author_url>https://blog.hatena.ne.jp/eggman/</author_url>
  <blog_title>eggmanの日記</blog_title>
  <blog_url>https://eggman.hatenadiary.org/</blog_url>
  <categories>
  </categories>
  <description>「CPUの創りかた」のTD4を、SFL(Wikipedia)で記述してみた。 組み込まれたエンジニア やデザインウェーブのPDP-11互換CPUを作る連載(pdf)を読んでると、SFLを勉強したくなるですよ。良かったところ cygwinを使った実行環境をhttp://www.ip-arch.jp/からダウンロードすれば、すぐにSFLを試せる。サンプルもたくさんついてくる。 verilogと比べて、クロックとリセット書かなくていいので、記述量が少なくなって楽です。 verilogとの違いが気になる。 左項に連結やビット指定が使えない。 verilogみたく、don't care を掛けない。 v…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Feggman.hatenadiary.org%2Fentry%2F20091205%2F1260045315&quot; title=&quot;TD4をSFLで書いてみた。 - eggmanの日記&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url></image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2009-12-05 05:35:15</published>
  <title>TD4をSFLで書いてみた。</title>
  <type>rich</type>
  <url>https://eggman.hatenadiary.org/entry/20091205/1260045315</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
