<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>KARMA-EDA</author_name>
  <author_url>https://blog.hatena.ne.jp/KARMA-EDA/</author_url>
  <blog_title>EDA弐号機発進！</blog_title>
  <blog_url>https://karma-eda.hatenadiary.org/</blog_url>
  <categories>
    <anon>EDA関連ニュース</anon>
  </categories>
  <description>2008年1月22日、シノプシスは、同社の配置配線ツール「IC Compiler」が松下電器産業の45nmSoCの開発に採用されたことを発表した。プレスリリースシノプシスの発表によると、松下電器が「IC Compiler」を適用した45nmSoCは、2億5000万トランジスタを集積し、前世代の品種に比べて3〜4倍ものロジックを搭載するというコンシューマ向けの最大規模の製品で、設計にあたっては、「IC Compiler」の他に論理合成ツール「Design Compiler」、タイミング解析ツール「PrimeTime SI」、シリコン精度のRC抽出サインオフツール「Star-RCXT」など複数のシ…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fkarma-eda.hatenadiary.org%2Fentry%2F20080122%2F1201100473&quot; title=&quot;松下電器、シノプシスの配置配線ツール「IC Compiler」を採用し45nmSoCデザインのテープアウトに成功 - EDA弐号機発進！&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url>https://images-fe.ssl-images-amazon.com/images/I/512ivQNr0SL._SL160_.jpg</image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2008-01-22 00:01:13</published>
  <title>松下電器、シノプシスの配置配線ツール「IC Compiler」を採用し45nmSoCデザインのテープアウトに成功</title>
  <type>rich</type>
  <url>https://karma-eda.hatenadiary.org/entry/20080122/1201100473</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
