<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>Kennethehagfe</author_name>
  <author_url>https://blog.hatena.ne.jp/Kennethehagfe/</author_url>
  <blog_title>Kennethehagfe</blog_title>
  <blog_url>https://kennethehagfe.hatenadiary.com/</blog_url>
  <categories>
  </categories>
  <description>1. lsi のトップダウン設計 トップダウンとは文字通り上から下へと言う意味で、lsi のトップダウン設計とは抽象度の高い仕様設計から機能記述、回路図を経て、実際の回路の設計に向かって徐々具体度を高めていく設計手法です。まず最初に一番外側の枠を作って全体の仕様を決め、次に枠の中 ... トップダウンとボトムアップについて考えてみる – PLOG トップダウンとボトムアップ、どちらを採用すべきか. ここまでトップダウンとボトムアップにおける特徴について確認してみましたが、じゃあ実際にはどっちの方がいいの？というお話。 確証バイアスに注意！ボトムアップとトップダウン（＋違い）－リハビリ（理学療法…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fkennethehagfe.hatenadiary.com%2Fentry%2F2020%2F03%2F29%2F201848&quot; title=&quot;トップダウンの利点  verilog-HDL を用いた回路設計入門 - SANNET - Kennethehagfe&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url></image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2020-03-29 20:18:48</published>
  <title>トップダウンの利点  verilog-HDL を用いた回路設計入門 - SANNET</title>
  <type>rich</type>
  <url>https://kennethehagfe.hatenadiary.com/entry/2020/03/29/201848</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
