<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>mkomiya</author_name>
  <author_url>https://blog.hatena.ne.jp/mkomiya/</author_url>
  <blog_title>小宮日記</blog_title>
  <blog_url>https://mkomiya.hatenadiary.org/</blog_url>
  <categories>
  </categories>
  <description>モンテカルロ囲碁を作成する上で、いづれUCB1を計算しないといけないのですが、 ucb1=勝率 + c * sqrt( 2 * log(全試行数)/その手の試行数)要するに、勝率と分散の和を「次にシミュレーションする順位」に利用する （衆院選の比例名簿の順番みたいなもの） logのことは後回しで、平方根をverilogで計算する方法を調べました。 http://www.green.dti.ne.jp/hwv348/hw/sqrt.html こちらを参考に入力16bit、出力8bitで単純化して なかなか効率の良い手法で、短いシーケンスで値が求まりますね(^^) FPGAが乗算器を持っているとい…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fmkomiya.hatenadiary.org%2Fentry%2F20090913%2F1252823522&quot; title=&quot;verilogでの平方根の計算 - 小宮日記&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url></image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2009-09-13 15:32:02</published>
  <title>verilogでの平方根の計算</title>
  <type>rich</type>
  <url>https://mkomiya.hatenadiary.org/entry/20090913/1252823522</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
