<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>pcm1723</author_name>
  <author_url>https://blog.hatena.ne.jp/pcm1723/</author_url>
  <blog_title>シンセ・アンプラグド</blog_title>
  <blog_url>https://pcm1723.hateblo.jp/</blog_url>
  <categories>
    <anon>ムライボックス</anon>
  </categories>
  <description>前回述べた、「時間窓」に必要とされるゲート信号のタイミングを得る方法として、 送信 UART の送信シフトレジスタ・エンプティ/送信完了フラグをポーリング、あるいは割り込みを利用 別の受信 UART を接続して受信完了割り込みを利用 ピン変化外部割込みおよびタイマ割り込みを利用 などが考えられます。 まず、送信シフトレジスタ・エンプティ/送信完了フラグ (以降「送信完了フラグ」と略記) の挙動を、これまで使用したことのある各社の UART について調べた結果をまとめた表を下に示します。</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fpcm1723.hateblo.jp%2Fentry%2F20171130%2F1512039199&quot; title=&quot; ムライボックス (5) --- エコノミー版 (3) - シンセ・アンプラグド&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url></image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2017-11-30 19:53:19</published>
  <title> ムライボックス (5) --- エコノミー版 (3)</title>
  <type>rich</type>
  <url>https://pcm1723.hateblo.jp/entry/20171130/1512039199</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
