<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>SonofSamlaw</author_name>
  <author_url>https://blog.hatena.ne.jp/SonofSamlaw/</author_url>
  <blog_title>SonofSamlawのブログ</blog_title>
  <blog_url>https://sonofsamlaw.hatenablog.com/</blog_url>
  <categories>
    <anon>アナログ回路</anon>
  </categories>
  <description>24 ビット、62.5kSPS、マルチチャンネル、 低ノイズ高精度シグマデルタADC ＆ １） 24 ビット、62.5kSPS、マルチチャンネル、 低ノイズ高精度シグマデルタADC ＆ - SonofSamlawのブログ の理解のために・・・ ２） AN-283：シグマ・デルタADC/DAC の原理 から、１次ではこうなる。 図１ １次のΔΣ（シグマ・デルタ）ADC ■図１の出力のパルス列（一定の高さ、数値のパルスの密度列）のデジタル化、平滑化、高さをアナログ信号に沿わせる方法は、デジタルローパスフィルタに入れればいい。これを参考に ２倍オーバーサンプリングはどうやっているのか？ ２倍オーバー…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fsonofsamlaw.hatenablog.com%2Fentry%2F2025%2F08%2F26%2F080941&quot; title=&quot;ΔΣ（シグマ・デルタ）ADCの原理と理解 　＆ - SonofSamlawのブログ&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url>https://cdn-ak.f.st-hatena.com/images/fotolife/S/SonofSamlaw/20250822/20250822004802.png</image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2025-08-26 08:09:41</published>
  <title>ΔΣ（シグマ・デルタ）ADCの原理と理解 　＆</title>
  <type>rich</type>
  <url>https://sonofsamlaw.hatenablog.com/entry/2025/08/26/080941</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
