<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>O3I</author_name>
  <author_url>https://blog.hatena.ne.jp/O3I/</author_url>
  <blog_title>CPU実験室</blog_title>
  <blog_url>https://yfl711.hateblo.jp/</blog_url>
  <categories>
    <anon>T805</anon>
  </categories>
  <description>T805のデータバス幅は32ビット、アドレス空間は32ビットでCPUからは全ビットマルチプレクスされて出力されています。そのためアドレスラッチも32ビット、8ビットラッチ74HC573だったら4個必要と考えて設計しましたが、実際に配置できるメモリはごくわずかで256kビット（32kbyte）メモリならたかだか15ビットもあれば全域をアクセスできます そこでSRAMは256kビットのものを使い、ROMも4Mビットのアドレス上位3ビットをLに固定することで512kビットに制限することにしました。これでアドレスバスは16本、ラッチは2個で済みます。アドレス空間のどこにマッピングするかの上位アドレスの…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fyfl711.hateblo.jp%2Fentry%2F2021%2F12%2F12%2F100330&quot; title=&quot;構成見直し - CPU実験室&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url>https://cdn-ak.f.st-hatena.com/images/fotolife/O/O3I/20211212/20211212093628.jpg</image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2021-12-12 10:03:30</published>
  <title>構成見直し</title>
  <type>rich</type>
  <url>https://yfl711.hateblo.jp/entry/2021/12/12/100330</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
