<?xml version="1.0" encoding="utf-8" standalone="yes"?>
<oembed>
  <author_name>O3I</author_name>
  <author_url>https://blog.hatena.ne.jp/O3I/</author_url>
  <blog_title>CPU実験室</blog_title>
  <blog_url>https://yfl711.hateblo.jp/</blog_url>
  <categories>
    <anon>68030</anon>
  </categories>
  <description>DTR,RTSの制御ビットがあるWR5レジスタにアクセスするにはポインタレジスタWR0に5をセットしてから再度同じレジスタにデータを出力するというZ80SIOやuPD72001と同じ方法ですがレジスタに連続して書くにはリカバリタイムが必要です 待ち時間は実時間ではなくAm85C30の動作クロックPCLK周期の3.5倍以上となっています（ここらへんは8251と同じ考え）PCLKは転送クロックRTCLK：2.4576MHzと共用してしまったためTrc=3.5TcPc=1.4us以上となります DTRピンをHにする処理をCの関数で記述し待ち時間のループiowait()を実測しながら調整すると これく…</description>
  <height>190</height>
  <html>&lt;iframe src=&quot;https://hatenablog-parts.com/embed?url=https%3A%2F%2Fyfl711.hateblo.jp%2Fentry%2F2025%2F10%2F02%2F233714&quot; title=&quot;モデム信号線（２） - CPU実験室&quot; class=&quot;embed-card embed-blogcard&quot; scrolling=&quot;no&quot; frameborder=&quot;0&quot; style=&quot;display: block; width: 100%; height: 190px; max-width: 500px; margin: 10px 0px;&quot;&gt;&lt;/iframe&gt;</html>
  <image_url>https://cdn-ak.f.st-hatena.com/images/fotolife/O/O3I/20251002/20251002223930.jpg</image_url>
  <provider_name>Hatena Blog</provider_name>
  <provider_url>https://hatena.blog</provider_url>
  <published>2025-10-02 23:37:14</published>
  <title>モデム信号線（２）</title>
  <type>rich</type>
  <url>https://yfl711.hateblo.jp/entry/2025/10/02/233714</url>
  <version>1.0</version>
  <width>100%</width>
</oembed>
